Netzwerk auf einem Chip (NoC)

Autor: Eugene Taylor
Erstelldatum: 13 August 2021
Aktualisierungsdatum: 1 Juli 2024
Anonim
Silicon Photonic -Lichtgeschwindigkeit auf dem Chip - HIZ091
Video: Silicon Photonic -Lichtgeschwindigkeit auf dem Chip - HIZ091

Inhalt

Definition - Was bedeutet Netzwerk auf einem Chip (NoC)?

Network on a Chip ist ein Konzept, bei dem ein einzelner Siliziumchip verwendet wird, um die Kommunikationsmerkmale von großen bis sehr großen Integrationssystemen zu implementieren. Bei großen Designs wird ein Netzwerk auf einem Chip bevorzugt, da dies die Komplexität beim Entwerfen der Drähte verringert und außerdem eine gut gesteuerte Struktur bietet, die zu einer besseren Leistung, Geschwindigkeit und Zuverlässigkeit in der Lage ist. Für High-End-System-on-Chip-Designs wird das Netzwerk auf einem Chip als die beste integrierte Lösung angesehen.


Eine Einführung in Microsoft Azure und die Microsoft Cloud | In diesem Handbuch erfahren Sie, worum es beim Cloud-Computing geht und wie Microsoft Azure Sie bei der Migration und Ausführung Ihres Unternehmens aus der Cloud unterstützen kann.

Techopedia erklärt Network on a Chip (NoC)

Das Netzwerk auf einem Chip ist so ausgelegt, dass es über mehrere Verbindungen, die Routing-Entscheidungen an Switches erfordern, vom Quellmodul zum Zielmodul fließen kann. Es verfügt über mehrere Punkt-zu-Punkt-Datenverbindungen, die über Switches miteinander verbunden sind. Es kann als homogenes Switched Fabric-Netzwerk klassifiziert werden, das skalierbar ist.

Das Netzwerk auf einem Chip weist die folgenden Merkmale auf:

  • Ein Netzwerk auf einem Chip vereinfacht die für Routing- und Switching-Funktionen erforderliche Hardware.
  • Multi-Topologie- und Multi-Option-Unterstützung ist für verschiedene Bereiche des Netzwerks möglich.
  • Skalierbarkeit, Interoperabilität und Funktionsentwicklung werden in Kombination mit einem Netzwerk auf einem Chip verbessert.
  • Die Leistungseffizienz komplexer System-on-Chips wird durch ein Netzwerk auf einem Chip im Vergleich zu anderen Designs verbessert.
  • Synchronisierungsprobleme werden besser behandelt als bei anderen Designs. Die in den meisten System-on-Chips vorhandene Überlastung der Kabelführung wird auch vom Netzwerk auf einem Chip besser bewältigt.
  • Das Netzwerk auf einem Chip bietet höhere Betriebsfrequenzen.
  • Timing Closure ist viel einfacher zu implementieren.
  • Die Überprüfung von Problemen ist dank des durchdachten und vielschichtigen Ansatzes viel einfacher.